c.元器件的制作。假如需要使用一些元器件库中不存在的特殊元器件,则在布局之前需先进行元器件的制作。在Protel99 SE中制作元器件的过程比较简单,选择“DESIGN”菜单中的“MAKE LIBRARY”命令后就进入了元器件制作窗口,再选择“TOOL”菜单中的“NEW COMPONENT”命令就可以进行元器件的
设计。这时只需根据实际元器件的形状、大小等在TOP LAYER层以PLACE PAD等命令在一定的位置画出相应的焊盘并编辑成所需的焊盘(包括焊盘形状、大小、内径尺寸及角度等,另外还应标出焊盘相应的引脚名),然后以PLACE TRACK命令在TOP OVERLAYER层中画出元器件的大外形,取一个元器件名存入元器件库中即可。
e.以上过程完成后必须进行检查。这一方面包括电路原理的检查,另一方面还必须检查相互间的匹配及装配问题。电路原理的检查可以人工检查,也可以采用网络自动检查(原理图形成的网络与PCB形成的网络进行比较即可)。f.检查无误后,对文件进行存档、输出。在Protel99 SE中必须使用“FILE”选项中的“EXPORT”命令,把文件存放到指定的路径与文件中(“IMPORT”命令则是把某一文件调入到Protel99 SE中)。注:在Protel99 SE中“FILE”选项中的“SAVE COPY AS…”命令执行后,所选取的文件名在Windows 98中是不可见的,所以在资源管理器中是看不到该文件的。这与Protel 98中的“SAVE AS…”功能不完全一样。
3 元器件的布局
由于
smt一般采用红外炉热流焊来实现元器件的焊接,因而元器件的布局影响到焊点的质量,进而影响到产品的成品率。而对于射频电路PCB
设计而言,电磁兼容性要求每个电路模块尽量不产生电磁辐射,并且具有一定的抗电磁干扰能力,因此,元器件的布局还直接影响到电路本身的干扰及抗干扰能力,这也直接关系到所
设计电路的性能。因此,在进行射频电路PCB
设计时除了要考虑普通PCB
设计时的布局外,主要还须考虑如何减小射频电路中各部分之间相互干扰、如何减小电路本身对其它电路的干扰以及电路本身的抗干扰能力。根据经验,对于射频电路效果的好坏不仅取决于射频
电路板本身的性能指标,很大部分还取决于与CPU处理板间的相互影响,因此,在进行PCB
设计时,合理布局显得尤为重要。
布局总原则:元器件应尽可能同一方向排列,通过选择PCB进入熔锡系统的方向来 减少甚至避免焊接不良的现象;根据经验元器件间少要有0.5mm的间距才能满足元器件的熔锡要求,若PCB板的空间允许,元器件的间距应尽可能宽。对于双面板一般应
设计一面为SMD及SMC元件,另一面则为分立元件。
布局中应注意:
*首先确定与其它PCB板或系统的接口元器件在PCB板上的位置,必须注意接口元器件间的配合问题(如元器件的方向等)。
*因为掌上用品的体积都很小,元器件间排列很紧凑,因此对于体积较大的元器件,必须优先考虑,确定出相应位置,并考虑相互间的配合问题。
* 认真分析电路结构,对电路进行分块处理(如高频放大电路、混频电路及解调电路等),尽可能将强电信号和弱电信号分开,将数字信号电路和模拟信号电路分开,完成同一功能的电路应尽量安排在一定的范围之内,从而减小信号环路面积;各部分电路的滤波网络必须就近连接,这样不仅可以减小辐射,而且可以减少被干扰的几率,根据电路的抗干扰能力。
*根据单元电路在使用中对电磁兼容性敏感程度不同进行分组。对于电路中易受干扰部分的元器件在布局时还应尽量避开干扰源(比如来自数据处理板上CPU的干扰等)。
4 布线
在基本完成元器件的布局后,就可开始布线了。布线的基本原则为:在组装密度许可情况下后,尽量选用低密度布线
设计,并且信号走线尽量粗细一致,有利于阻抗匹配。
对于射频电路,信号线的走向、宽度、线间距的不合理
设计,可能造成信号信号传输线之间的交叉干扰;另外,系统电源自身还存在噪声干扰,所以在
设计射频电路PCB时一定要综合考虑,合理布线。
布线时,所有走线应远离PCB板的边框(2mm左右),以免PCB板制作时造成断线或有断线的隐患。电源线要尽中能宽,以减少环路电阻,同时,使电源线、地线的走向和数据传递的方向一致,以提高抗干扰能力;所布信号线应尽可能短,并尽量减少过孔数目;各元器件间的连线越短越好,以减少分布参数和相互间的电磁干扰;对于不相容的信号线应量相互远离,而且尽量避免平行走线,而在正向两面的信号线应用互垂直;布线时在需要拐角的地址方应以135°角为宜,避免拐直角。
布线时与焊盘直接相连的线条不宜太宽,走线应尽量离开不相连的元器件,以免短路;过孔不腚画在元器件上,且应尽量远离不相连的元器件,以免在生产中出现虚焊、连焊、短路等现象。
在射频电路PCB
设计中,电源线和地线的正确布线显得尤其重要,合理的
设计是克服电磁干扰的重要的手段。PCB上相当多的干扰源是通过电源和地线产生的,其中地线引起的噪声干扰大。
地线容易形成电磁干扰的主要原因于地线存在阻抗。当有电流流过地线时,就会在地线上产生电压,从而产生地线环路电流,形成地线的环路干扰。当多个电路共用一段地线时,就会形成公共阻抗耦合,从而产生所谓的地线噪声。因此,在对射频电路PCB的地线进行布线时应该做到:
* 首先,对电路进行分块处理,射频电路基本上可分成高频放大、混频、解调、本振等部分,要为各个电路模块提供一个公共电位参考点即各模块电路各自的地线,这样信号就可以在不同的电路模块之间传输。然后,汇总于射频电路PCB接入地线的地方,即汇总于总地线。由于只存在一个参考点,因此没有公共阻抗耦合存在,从而也就没有相互干扰问题。
*数字区与模拟区尽可能地线进行隔离,并且数字地与模拟地要分离,后接于电源地。
*在各部分电路内部的地线也要注意单点接地原则,尽量减小信号环路面积,并与相应的滤波电路的地址就近相接。
*在空间允许的情况下,各模块之间好能以地线进行隔离,防止相互之间的信号耦合效应。
射频电路PCB
设计的关键在于如何减少辐射能力以及如何提高抗干扰能力,合理的布局与布线是
设计射频电路PCB的保证。文中所述方法有利于提高射频电路PCB
设计的可靠性,解决好电磁干扰问题,进而达到电磁兼容的目的。